Cray MTA-2

Материал из Википедии — свободной энциклопедии
Перейти к навигации Перейти к поиску

Cray MTA-2 многопроцессорный суперкомпьютер с разделяемой памятью (SM-MIMD), выпущенный компанией Cray в 2002 году. Его необычный дизайн основан на суперкомпьютере Tera одноимённой компании Tera Computer Company. Изначальный суперкомпьютер Tera (также известный под названием MTA[1]) оказался неудобным для массового производства из-за агрессивного подхода к упаковке логических элементов и выбранной технологии соединения процессоров. Модель MTA-2 являлась попыткой решить эти проблемы и сохранить при этом архитектуру процессора. Процессор был выполнен на одном кристалле кремния по технологии КМОП вместо 26 кристаллов на базе арсенида галлия в исходной модели MTA; также продвинутая топология 4-мерного тора была заменена на более масштабируемую топологию «граф Кэли»[2]. Название Cray к модели было добавлено после того, как компания Tera Computer Company в 2000 году выкупила подразделение Cray Research у компании Silicon Graphics, слилась с этим подразделением и сменила название на Cray Inc.

Модель MTA-2 не имела коммерческого успеха[3]. Только одна 40-процессорная система (под названием «Boomer»; 200 МГц, 160 ГБ ОЗУ) была продана Лаборатории военно-морских исследований США (NRL) в 2002 году[4], и еще одна — 4-процессорная система — Исследовательскому институту электронной навигации (Electronic Navigation Research Institute, ENRI) в Японии.

Суперкомпьютеры MTA стали первыми, где использовались следующие технологии (а потом и в другой продукции компании Cray Inc.):

  • Простая модель программирования, ориентированная на целую машину (whole-machine oriented programming model).
  • Аппаратная многопоточность с целью скрытия задержек доступа к ОЗУ[5] (до 128 потоков на процессор).
  • Низкие затраты на синхронизацию между потоками.

В 2007 году на смену модели Cray MTA-2 пришла модель Cray XMT.

Примечания[править | править код]

  1. Cray MTA. The Promise of Parallelism Realized Архивная копия от 16 сентября 2016 на Wayback Machine / Cray Inc., 2000.
  2. Padua, 2012, p. 2033.
  3. Cray Inc. in Years 2000 and Later / Research and Applications in Global Supercomputing, IGI 2015, ISBN 9781466674622, page 39: «The Tera MTA system was relaunched as the Cray MTA-2. It was not a success and was shipped to only two customers.»
  4. Архивированная копия. Дата обращения: 6 сентября 2016. Архивировано из оригинала 11 августа 2017 года.
  5. Characterizing Applications on the MTA2 Multithreading Architecture / 48th Cray User Group meeting (CUG 2006): «MTA-2 uses a high degree of thread-level concurrency to hide memory access latency. If there are enough threads available to an MTA-2 processor».

Литература[править | править код]

  • под ред. David Padua. Encyclopedia of Parallel Computing. — Springer, 2012. — 2366 p. — ISBN 0387098445. (англ.)

Ссылки[править | править код]